本发明公开了一种基于总和增量调制的任意路输入信号的比特流加法器,包括n输入1位二进制加法器、使能端控制逻辑单元、n位环形计数器组和n+1位的数据选择器;n输入的1位二进制加法器的输出端分别与使能端控制逻辑单元和n+1位的数据选择器连接;使能端控制逻辑单元、n位环形计数器组和n+1位的数据选择器依次相连。本发明基于ΣΔ调制的任意路输入信号的比特流加法器采用n比特码来表示n输入(n为任意值)比特流加法器所必需的中间值,使用n位环形计数器组来储存这些中间值,并在相应条件下选择并驱动对应的环形计数器依次循环输出,最终实现了基于ΣΔ调制的任意路输入信号的比特流加法器,具有很高的运算精度。